Плата на базі CPLD Altera EPM240T100C5N
Характеристики:
Кількість LEs - 240
Двонаправлений перетворювач рівнів 5В на 32 піна
Кварцовий генератор 50 МГц
Входи/виходи (IO):
32 піна Bank 1 підключені до перетворювача рівнів
41 пін Bank 2
Крок між пінами – 2,54 мм (всього 73 піна)
Розміри плати: 56 × 50 мм
Перетворювач рівнів:
Використовуються чотири мікросхеми TXS0108EPWR, які забезпечують двонаправлене перетворення без необхідності керування напрямком сигналу.
Максимальна частота роботи – 110 МГц
Підтримується режим open-drain (див. документацію)
Піни 43, 44, 48, 51 підключені до ліній OE перетворювачів, що дозволяє переводити групи по 8 ліній у стан Hi-Z (управління логічним "0")
Живлення:
Напруга живлення: 5 В
MicroUSB використовується виключно для підключення живлення
Схеми/Інструкції/ПрикладиДокументація на EPM240T100C5N
Параметри FPGA |
Cімейство |
MAX II |
I/O |
73 пін, крок 2.54мм |
Виробник чіпу |
Intel/Altera |
Кільсть LEs |
240 |
Кнопки/світлодіоди користувача |
4 світлодіода |
Потрібен програматор |
Так |
Схеми/Інструкції/Приклади |
https://cloud.smarts.zp.ua/s/nTzWwr7nqERw7n2 |
Тип |
CPLD |
Чіп |
EPM240T100C5N |
Розміри і фізичні параметри |
Довжина, мм |
56 |
Ширіна, мм |
50 |
Комплектація |
Плата |