FPGA/CPLD плати

FPGA/CPLD плати
Плата FPGA QMTECH Xilinx FPGA Artix-7 XC7A15T

Плата FPGA QMTECH Xilinx FPGA Artix-7 XC7A15T

2600 грн.

Плата на базі FPGA чіпа Xilinx XC7A15T-1CSG325CМістить в собі:- 8MB N25Q064A SPI Flash для збереження конфігурації чипу- SDRAM пам'ять розміром 32МБ Winbond W9825G6KH-6- кварцевий генератор 50МГц- підсистема живлення на базі TPS563201- два порта розширення по 50 пін з кроком 2.54мм- 3 кнопки користувача- 4 світлодіода користувача- розміри довжина/ширіна, мм: 66,2х57Потрібен блок живлення напругою 5В, і струмом 1АСхеми/Інструкції/Приклади..

Плата FPGA Sipeed Tang Nano 20K Gowin

Плата FPGA Sipeed Tang Nano 20K Gowin

1930 грн.

Плата на базі FPGA чіпа Gowin GW2AR-LV18Містить в собі:- 8MB інтегрованої SDRAM пам'яті, ширина шини 32 біт- 4MB SPI Flash для програм і даних- MicroSD роз'єм- кварцевий генератор 27МГц- 34 IO піна, крок 2.54мм- 2 кнопки користувача- 6 світлодіодів користувача- розміри довжина/ширіна, мм: 55х23- вбудованний програматор- інтерфейс дісплею LCD TFT RGB 24 bit, 40 pin Схеми/Інструкції/ПрикладиІнструкція з встановлення Gowin EDA..

Плата FPGA Sipeed Tang Nano 4K Gowin

Плата FPGA Sipeed Tang Nano 4K Gowin

890 грн.

Плата на базі FPGA чіпа Gowin GW1NSR-LV4CМістить в собі:- 32KB інтегрованої Flash пам'яті для збереження конфігурації чипу і програми процесора- 8MB інтегрованої PSRAM пам'яті- 4MB SPI Flash для програм і даних FPGA або процесора- інтегрований апаратний процесор ARM Cortex-M3- кварцевий генератор 27МГц- 38 IO піна, крок 2.54мм- 2 кнопки користувача- 1 світлодіода користувача- розміри довжина/ширіна, мм: 60х23- вбудованний програматор- інтерфейс камери (OV2640)Схеми/Інструкції/ПрикладиІнструкція з встановлення Gowin EDA..

Плата FPGA Sipeed Tang Nano 4K Gowin Camera

Плата FPGA Sipeed Tang Nano 4K Gowin Camera

940 грн.

Плата на базі FPGA чіпа Gowin GW1NSR-LV4CМістить в собі:- камеру OV2640- 32KB інтегрованої Flash пам'яті для збереження конфігурації чипу і програми процесора- 8MB інтегрованої PSRAM пам'яті- 4MB SPI Flash для програм і даних FPGA або процесора- інтегрований апаратний процесор ARM Cortex-M3- кварцевий генератор 27МГц- 38 IO піна, крок 2.54мм- 2 кнопки користувача- 1 світлодіода користувача- розміри довжина/ширіна, мм: 60х23- вбудованний програматорСхеми/Інструкції/ПрикладиІнструкція з встановлення Gowin EDA..

Плата FPGA Sipeed Tang Nano 9K Gowin

Плата FPGA Sipeed Tang Nano 9K Gowin

970 грн.

Плата на базі FPGA чіпа Gowin GW1NR-9Містить в собі:- 8MB інтегрованої PSRAM пам'яті- 4MB SPI Flash для програм і даних- кварцевий генератор 27МГц- 45 IO піна, крок 2.54мм- 2 кнопки користувача- 6 світлодіодів користувача- розміри довжина/ширіна, мм: 70х26- вбудованний програматор- інтерфейс дісплею LCD TFT RGB 24 bit, 40 pin Схеми/Інструкції/ПрикладиІнструкція з встановлення Gowin EDA..

Плата FPGA Xilinx Spartan6 XC6SLX16 SDRAM 32MB

Плата FPGA Xilinx Spartan6 XC6SLX16 SDRAM 32MB

2100 грн.

Кварцевий генератор - 50МГцSDRAM - 32MB 16Mbx16 bitСлот під MikroSD Схема і приклади..

Плата HPC FPGA Altera Cyclone IV EP4CGX75CF23С8N PCIe 4x

Плата HPC FPGA Altera Cyclone IV EP4CGX75CF23С8N PCIe 4x

6000 грн.

Плата на базі чипа Altera Cyclone IV EP4CGX75CF23С8N. Чіп тактується від двох генераторів 25МГц і 27МГц.Підтримка пам'яті SO-DIMM DDR2 1Gb, 2Gb, 4Gb (533MHz, 667MHz, 800MHz).Працює також без підключення до PCIe, потрібен блок живлення 12В.Потрібен програматор.Документація і приклади..

Плата Lattice LCMXO2-1200 CPLD, USB Type-C

Плата Lattice LCMXO2-1200 CPLD, USB Type-C

500 грн.

Плата на базі CPLD Lattice MachXO2 LCMX02-1200HC-4TG100CОсобливостіПідтримує повністю open-source програмне забезпечення:- Синтезатор: Yosys- Роутер: NextPnr- Тулчейн: Project Trellis- Програматор: openFPGALoaderТакож сумісна з Lattice Diamond (потрібен зовнішній програматор).Характеристики CPLD:- Кількість логічних елементів (LEs): 1280- Distributed RAM: 10 кбіт- Embedded Block RAM (EBR): 64 кбіт- UFM: 64 кбіт- PLL: 1Апаратні інтерфейси: (тільки у проектах з Diamond)- SPI- 2 × I²C- UART На платі:- Кварцевий генератор: 50 МГц- Кнопки користувача: 3 шт.- Світлодіоди: 4 шт.Порти IO:- 29 пінів (Bank 0, 1)- 37 пінів (Bank 2, 3)- Крок між пінами: 2,54 мм (всього 66 пінів)- 8 пінів можуть використовуватися для реалізації 4 ліній LVDS- JTAG-порт: 6 пінів (крок 2,54 мм) для програмування зовнішнім програматором- Вбудований програматор і USB-UART на базі CH552PРозміри: 65 × 40 ммНапруга живлення: 5 ВПрограматор CH552PПлата має вбудований програматор на базі CH552P, який можна перепрограмувати п..

Показано від 16 до 23 з 23 (всього сторінок: 2)