Ваш кошик порожній
400 грн.
Плата на базі CPLD чіпа Altera EPM240T100C5N.Містить в собі:- кварцевий резонатор 50МГц- порти IO 76 пін з кроком 2.54мм- розміри довжина/ширіна, мм: 70х50Потрібен блок живлення напругою 5В з роз'ємом DC-050, 5.5 мм х 2.1 мм.3D модель корпусу для друку (STL, SCAD)..
550 грн.
Плата на базі CPLD Altera EPM240T100C5NХарактеристики:Кількість LEs - 240Двонаправлений перетворювач рівнів 5В на 32 пінаКварцовий генератор 50 МГцВходи/виходи (IO):32 піна Bank 1 підключені до перетворювача рівнів41 пін Bank 2Крок між пінами – 2,54 мм (всього 73 піна)Розміри плати: 56 × 50 ммПеретворювач рівнів:Використовуються чотири мікросхеми TXS0108EPWR, які забезпечують двонаправлене перетворення без необхідності керування напрямком сигналу.Максимальна частота роботи – 110 МГцПідтримується режим open-drain (див. документацію)Піни 43, 44, 48, 51 підключені до ліній OE перетворювачів, що дозволяє переводити групи по 8 ліній у стан Hi-Z (управління логічним "0")Живлення:Напруга живлення: 5 ВMicroUSB використовується виключно для підключення живленняСхеми/Інструкції/ПрикладиДокументація на EPM240T100C5NДокументація на чіп перетворювача рівнів TXS0108E..
Плата на базі CPLD Altera EPM240T100C5NХарактеристики:Кількість LEs - 240Кварцовий генератор 50 МГцПорти IO:38 пін Bank 141 пін Bank 2Крок між пінами – 2,54 мм (всього 79 пін)Розміри: 56 × 43 ммЖивлення:Напруга живлення: 5–12 ВMicroUSB використовується виключно для живленняСхеми/Інструкції/ПрикладиДокументація на EPM240T100C5N..
730 грн.
Плата на базі CPLD Altera EPM570T100C5NХарактеристикиКількість LEs - 570Двонаправлений перетворювач рівнів 5В на 32 пінаКварцевий генератор: 50 МГцПорти IO:32 піна Bank 1 (підключені до перетворювача рівнів)39 пін Bank 2Крок між пінами – 2,54 мм (всього 71 пін)Розміри: 56 × 50 ммЖивлення та підключенняНапруга живлення: 5 ВMicroUSB використовується виключно для живленняПіни 39, 88 підключені до 3.3 ВПіни 37, 90 підключені до GNDПеретворювач рівнівВикористовуються 4 мікросхеми TXS0108EPWR, які забезпечують двонаправлене перетворення без необхідності керування напрямком сигналу.Максимальна частота: 110 МГцПідтримується режим open-drain (див. документацію)Піни 43, 44, 48, 51 підключені до ліній OE перетворювачів, що дозволяє переводити групи по 8 ліній у стан Hi-Z (управління логічним "0")Схеми/Інструкції/ПрикладиДокументація на EPM570T100C5NДокументація на чіп перетворювача рівнів TXS0108E..
Плата на базі CPLD Altera EPM570T100C5NХарактеристикиКількість LEs - 570Кварцевий генератор: 50 МГцПорти IO:36 пін Bank 139 пін Bank 2Крок між пінами – 2,54 мм (всього 76 пін)Розміри: 56 × 43 ммЖивлення та підключенняНапруга живлення: 5–12 ВMicroUSB використовується виключно для живленняПіни 39, 88 підключені до 3.3 ВПіни 37, 90 підключені до GNDСхеми/Інструкції/ПрикладиДокументація на EPM570T100C5N..
610 грн.
Плата на базі CPLD Altera EPM570F100C4NОписПлата оснащена вбудованим програматором на базі CH552T, який можна перепрограмувати під власні завдання.ХарактеристикиКількість LEs - 570Кварцевий генератор: 50 МГцПорти IO:22 піна Bank 122 піна Bank 2Крок між пінами – 2,54 мм (всього 44 піна), з яких 3 піна – GCLKВбудований програматор на базі CH552TРозміри: 62 × 22 ммЖивленняНапруга живлення: 5 ВЗв'язок між CPLD і CH552TДля обміну між MCU та CPLD підключено 5 ліній:P1.4 → E9P1.9 → F9P1.1 → F10P3.1 (UART TxD) → H10P3.0 (UART RxD) → J10Програмування CH552TДля прошивки CH552T необхідно:Замкнути перемичку PGMПідключити живленняСхеми/Інструкції/ПрикладиДокументація на EPM570F100C4N..
1870 грн.
Плата на базі чіпа FPGA Intel / Altera Cyclone IV EP4CE15F23C8Містить в собі:Конфігураційний чіп 25Q16SDRAM 32Мб (16M x 16 біт) H57V2562GTR-75C2 порти розширення по 54 піна з кроком 2.54мм Напруга живлення 5В.Комплектація:- плата- USB кабельСхема і приклади..
1110 грн.
FPGA чіп: Altera Cyclone IV EP4CE6E22C8NНапруга живлення: 5V, USB.Кварцевий генератор: 50MHzЛіній вводу/виводу: 84 (42+42)FLASH: 16MbitРівень напруги IO: 3.3VUSB - UART на чипі СH3404 світлодиоди.2 кнопки користувача.Кнопка сброса Два 40-пін порта розширення (крок 2.54mm), 84 IO пінів.Потрібен програматорДокументація і приклади..
2610 грн.
Плата Baidu SCH-001-003 (Xilinx Kintex-7 XC7K480T), виробник CalesticaСтан: б/в, повністю робоча, без задньої планки. Основні характеристикиFPGA: Xilinx Kintex-7 XC7K480T-2FFG1156NOR Flash: 64 Мбіт (32 М × 16) MT28GU512AAX1E, інтерфейс BPI16DDR3-пам’ять:2 банки по 2 ГБ (організація 256 М × 72, 9 мікросхем 256 М × 8)Можлива конфігурація: два контролери пам’яті по 2 ГБ. Загалом 4ГБ з підтримкою ECC.Робоча частота пам’яті в прикладі на MIG — 1066 МГц Генератори:Активний системний генератор 50 МГц2 диференціальних генератори 200 МГц (для DDR3-контролерів)Інше:3 світлодіоди2 кнопки (скидання FPGA та resetn)I²C сенсор температуриI²C-шина PCIe SMBus8 ліній PCIe gen 2.0Живлення:Необхідні два джерела живлення: 12 В і 3,3 В по лінії PCIeЯкщо плата використовується без підключення до ПК, для зручності можна застосувати майнінговий райзер, який генерує 3,3 В з 12 ВСумісністьПлати YPCB-00338-1P1 та Baidu SCH-001-003 повністю ідентичні за підключенням, відрізняються лише дизайномПрограмуванняДля ус..
2470 грн.
iCESugar — це плата FPGA, виготовлена компанією MuseLab, яка базується на Lattice iCE40UP5k, периферійні пристрої на платі включають світлодіод RGB, перемикач, TYPE-C-USB, Micro-USB, PMOD,Вбудований налагоджувач iCELink (на базі ARM Mbed DAPLink) дозволяє запрограмувати пристрій через віртуальний USB диск, потрібно тільки записати на нього файл бітового потоку, iCELink також підтримує послідовний порт USB CDC і JTAGСереда розробки або Lattice diamond, або відкриті сінтезатор Yosys і трасувальник NextPNR (проект IceStorm, або Visual Studio Code + EDAcation)В платі використовується чіп iCE40UP5K, має такі ресурси:5280 логічних комірок (4-LUT + Carry + FF)Двопортова оперативна пам'ять на 128 Кбіт1 Мбіт (128 КБ) з одним портом оперативна пам'ятьPLL, два апаратних SPI і два апаратних I2CДва внутрішніх генератора (10 кГц і 48 МГц)8 DSP (16x16 множення + 32 біт накопичення)3 драйвера 24 мА та 3 апаратні PWMНа платі також є:SPI Flash W25Q64 (8 МБ)4х піновийперемикач світлодіод RGB3 порта PMOD..
1150 грн.
FPGA чіп: Intel Cyclone 10 10CL006YE144C8GНапруга живлення: 5V, USB.Кварцевий генератор: 50MHzЛіній вводу/виводу: 79 (39+40)FLASH: 16MbitРівень напруги IO: 3.3VUSB - UART на чипі СH3405 світлодиодів.2 кнопки користувача.Кнопка сброса Два 48-пін порта розширення (крок 2.54mm), 79 IO пінів.Потрібен програматорДокументація і приклади..
2810 грн.
Плата на базі FPGA Lattice LFE5U-25F-6BG256C.FPGA має такі ресурси:Кількість LUT 24000Двухпортова RAM 56x18 Kбит - 1008 KБитПомножувачі 18х18 - 28PLLs/DLLs - 2/2Середа розробки або Lattice diamond, або відкриті сінтезатор Yosys і трасувальник NextPNR (Visual Studio Code + EDAcation)Схеми/Інструкції/Приклади..
2650 грн.
Плата на базі FPGA Lattice LFE3-35EA-8FTN256C.FPGA має такі ресурси:Кількість LUT 33000Двухпортова RAM - 1327 KБітПомножувачі 18х18 - 64sysDSP блоків - 32Канали SERDES 3,2 Гбіт/с - 1 блок 4 лініїPLLs/DLLs - 4/2Ethernet 10MBit/100MBit на базі чипа RTL8201CPСереда розробки Lattice diamondСхеми/Інструкції/Приклади..
2660 грн.
Плата на базі FPGA чіпа Intel 10CL025YU256I7G.Містить в собі:- SDRAM пам'ять розміром 32МБ і розрядністю 16 біт W9825G6KH-6- кварцевий резонатор 50МГц- два порти розширення по 64 піна з кроком 2.54мм- 3 кнопки користувача- 2 світлодіода користувача- розміри довжина/ширіна, мм: 67х84Потрібен блок живлення напругою 5В, і струмом 1А з роз'ємом DC-050, 5.5 мм х 2.1 мм.Схеми/Інструкції/Приклади..
5590 грн.
Плата на базі FPGA чіпа Intel EP4CGX150DF27I7NМістить в собі:- 16MB Winbond SPI Flash W25Q128 для збереження конфігурації чипу- SDRAM пам'ять розміром 32МБ і розрядністю 16 біт W9825G6KH-6- кварцевий генератор 50МГц- два порти розширення по 64 піна з кроком 2.54мм- 3 кнопки користувача- 3 світлодіода користувача- розміри довжина/ширіна, мм: 67х84Схеми/Інструкції/Приклади..